Low Power CMOS Approximate Voting Architecture for Reliable Computing

Low Power CMOS Approximate Voting Architecture for Reliable Computing

AngličtinaMěkká vazbaTisk na objednávku
Sundaram, Kalaiselvi
LAP Lambert Academic Publishing
EAN: 9786139845651
Tisk na objednávku
Předpokládané dodání v pondělí, 10. února 2025
950 Kč
Běžná cena: 1 055 Kč
Sleva 10 %
ks
Chcete tento titul ještě dnes?
knihkupectví Megabooks Praha Korunní
není dostupné
Librairie Francophone Praha Štěpánská
není dostupné
knihkupectví Megabooks Ostrava
není dostupné
knihkupectví Megabooks Olomouc
není dostupné
knihkupectví Megabooks Plzeň
není dostupné
knihkupectví Megabooks Brno
není dostupné
knihkupectví Megabooks Hradec Králové
není dostupné
knihkupectví Megabooks České Budějovice
není dostupné
knihkupectví Megabooks Liberec
není dostupné

Podrobné informace

Soft errors have a predominant role in the design of integrated electronic circuits. Modular Redundancy is a technique used to suppress the effects caused by soft error. In conventional Triple Modular Redundancy scheme, voter generates error if majority cannot be detected. Introducing approximations in the conventional schemes reduces the error probability. The book presents the design of approximate scheme for alleviating the soft error by combining Inexact Double Modular Redundancy and Approximate Triple Modular Redundancy. The Approximate TMR module overcomes this problem by mediating the output instead of generating error. The scheme is designed using Cadence EDA tool with 180nm technology. Parameter analysis revealed power of the approximate design is being reduced by 49.11% from the existing design.
EAN 9786139845651
ISBN 6139845653
Typ produktu Měkká vazba
Vydavatel LAP Lambert Academic Publishing
Stránky 56
Jazyk English
Rozměry 220 x 150 x 3
Autoři Krishnasamy Natarajan, Vijeyakumar; Natarajan, Saravanakumar; Sundaram, Kalaiselvi